ETL Mark IIIは、1950年代に当時の電気試験所(電総研を経て現・産総研)が開発した、日本初のトランジスタ式コンピュータである。1954年、電気試験所に米国留学から帰国した和田弘を部長とする電子部が創設された。1948年に発明されたトランジスタを研究する部門であったが、その中の回路技術研究室の高橋茂、西野博二らは1955年からトランジスタによるコンピュータの開発に着手した。当時はトランジスタ自体が開発初期の時代であり、使用するトランジスタ数を抑えるため、トランジスタ数の多くなる静的論理方式ではなく動的論理方式を採用した。また論理演算はダイオード論理で行い、トランジスタは増幅のみに使うDiode-transistor logic(DTL)方式である。これは真空管式という違いはあるがSEACと同様の方式である。また、研究試作ということで16ビットワードとし、除算回路も浮動小数点演算回路も持たない構成でトランジスタ数を減らした。記憶装置としては、水銀遅延線の扱いにくさを回避するため、光学ガラスを媒質とした遅延線メモリ(128ワード)を使用している。1956年7月には動作するようになり、日本での電子計算機としてはFUJICに次いで二番目、トランジスタ計算機としては日本初であった。世界的に見ても最初期のトランジスタ計算機である(w:Transistor computer#Other early machines等を参照)。Mark III は点接触型トランジスタを使用していて、動作は高速(加算時間は0.56ms)だったが、点接触型トランジスタの信頼性の低さに由来する故障が多かった。そこで、速度は犠牲になるが、信頼性を高めるために接合型トランジスタを使用した Mark IV の開発が始められた(すぐに接合型トランジスタの性能は向上したが、この時にはまだ接合型トランジスタは点接触型トランジスタより遅かった)。商用化を考慮し、事務用途で使われることを想定して、BCDを基本方式としている。メモリアドレスまでBCD三桁で表現していた。メモリは、クロックが遅いため不利になる遅延式は止め、磁気ドラムメモリを使用した。機械部分はジャイロコンパスで高速回転体の経験のある北辰電機製作所に、磁性体はテープレコーダーの東通工に開発させた。容量は1000ワード(1ワードはBCD6桁、つまり24ビット)とした。1957年11月に完成し、これをもとに電機メーカー各社が製品化している(後述)。また、Mark IV を利用した機械翻訳機「やまと」が開発された。その過程で文字認識装置も開発されている。数字としてはMark III以前にMark IとMark IIがあることになるが、ETL Mark IとMark IIはリレーを利用しており「電子」計算機ではない。リレーの特性のために非同期論理回路を採用するなど、Mark III以降とは繋がらない点も多い。
出典:wikipedia
LINEスタンプ制作に興味がある場合は、
下記よりスタンプファクトリーのホームページをご覧ください。